Architektura 64-bitowa: Różnice pomiędzy wersjami

m
Anulowanie wersji nr 23315435 autora Marcinstrachota GiB jest jednoznaczne
m (Anulowanie wersji nr 23315435 autora Marcinstrachota GiB jest jednoznaczne)
Termin "architektura 64-bitowa" nie musi odnosić się do szerokości [[szyna danych|szyny danych]] oraz możliwości adresowych takiego procesora (szerokości szyny adresowej). Przykładowo procesory [[UltraSPARC]] połączone za pomocą Sun Fireplane Interconnect posiadają szerokość [[szyna danych|szyny danych]] 32-bajtową, czyli 256-bitów.
 
W odniesieniu do możliwości adresowania [[pamięć komputerowa|pamięci]], 64 bity określają ilość możliwych do zaadresowania komórek. Istnieje 2<sup>64</sup> wariacji 64-bitowego adresu, czyli bezpośrednio można adresować 18 446 744 073 709 551 616 (16 [[Eksa|E]]) komórek. Komórki mają rozmiar 1 [[bajt (informatyka)|bajta]]. Jest to kolejny postęp w stosunku do [[Architektura 32-bitowa|architektury 32-bitowej]] gdzie występowało ograniczenie na fizycznie adresowalny obszar pamięci do 4 [[Gigabajt|GBGiB]]. W przypadku pewnych architektur procesorów 32-bitowych stosowano techniki umożliwiające obejście tego ograniczenia poprzez zwiększenie ilości fizycznych linii adresowych i stosowne modyfikacje w jednostkach MMU komputerów (np. w [[x86]] - [[PAE]]). W obecnie produkowanych procesorach 64-bitowych z reguły stosuje się mniejszą niż 64-bity szerokość szyny adresowej, co w sposób bezpośredni przekłada się na wielkość fizycznej pamięci jaką można podłączyć do procesorów. Ograniczenie to wynika ze zmniejszenia kosztów produkcji [[procesor|procesorów]] oraz układów wspomagających.
 
Rozwój komputerów domowych także podąża w tym kierunku, lecz moc maszyn do użytku domowego jest nieporównywalnie mniejsza od komputerów obliczeniowych.
2020

edycji