MC68030: Różnice pomiędzy wersjami
[wersja nieprzejrzana] | [wersja nieprzejrzana] |
Usunięta treść Dodana treść
linkfix (cache -> pamięć podręczna |
|||
Linia 7:
* zintegrowanie z procesorem układu zarządzania pamięcią ([[MMU]]) kompatybilnego z [[MC68851]],
* wprowadzenie trybu 'burst' celem szybkiego wypełniania pamięci podręcznej (cache); polega to na przełączeniu magistrali danych w tryb synchroniczny (patrz niżej) i sekwencyjnym odczycie czterech kolejnych długich słów w ciągu siedmiu kolejnych cykli magistrali,
* dodanie 256-bajtowego [[
* obsługa zarówno synchronicznego jak i asynchronicznego dostępu do pamięci (z możliwością przełączania trybów podczas pracy).
|