PPGA: Różnice pomiędzy wersjami

[wersja nieprzejrzana][wersja nieprzejrzana]
Usunięta treść Dodana treść
PPGA
PPGA
Linia 1:
'''PPGA''' ([[ang.]] ''plastic pin grid array'') – wersja obudowy [[mikroprocesor]]a [[socket 370]], która obsługiwała Celerony oparte na rdzeniu Mendocino - od 300 do 533Mhz.
 
** 66 MHz FSB: 300, 333, 366, 400, 433, 466, 500, 533Mhz
 
Na ten socket przeznaczone były także procesory [[VIA]] [[Cyrix]] III (CPGA - [[ang.]] ''ceramic pin grind array'') na rdzeniu Joshua, oraz Samuel taktowane zegarami od 333 do 433Mhz (oznaczenie w nazwie procesora jest o 100 większa niż jego zegar, np: CyrixIII 433(PR) jest wyposażony w zegar 333Mhz).